MAX
Подпишись
стань автором. присоединяйся к сообществу!
15 января 41
115

В НИЦ супер-ЭВМ и нейрокомпьютеров серийно производится настольный реконфигурируемый компьютер

  •  © superevm.ru

В Научно-исследовательском центре супер-ЭВМ и нейрокомпьютеров в Таганроге разработан и серийно производится настольный реконфигурируемый компьютер (НРК) «Терциус 2», предназначенный для решения вычислительно трудоемких задач, таких как цифровая обработка сигналов, символьная обработка, математическая физика, моделирование и вычислительный эксперимент, линейная алгебра и т. п. На плате НРК «Терциус 2» содержится восемь ПЛИС, что обеспечивает высокую производительность вычислительного поля 5 ТФлопс при низком энергопотреблении 1КВт.

[читать статью полностью...]

Кстати, а вы знали, что на «Сделано у нас» статьи публикуют посетители, такие же как и вы? И никакой премодерации, согласований и разрешений! Любой может добавить новость. А лучшие попадут в наш Телеграм @sdelanounas_ru. Подробнее о том как работает наш сайт здесь👈

Источник: superevm.ru

Комментарии 0

Для комментирования необходимо войти на сайт

  • 1
    Нет аватара guest16.01.19 01:48:31

    Я видел, как люди в связке с HLS и System generator-ом ваяют вещи, которые я бы затрахался на RTL описывать и отлаживать. Просадка утилизации на 30% это вообще говоря очень малая плата за высокий уровень абстракции, ИМХО даже просадка по ресурсам в 2 раза приемлема. Фишка же подхода в том, что те, кому нужно считать, не будут писать на VHDL/Verilog, а если будут, то напишут полное говно. С HLS у них есть шанс.

    Отредактировано: Александр Монахов~01:48 16.01.19
    • 2
      Нет аватара guest16.01.19 12:14:41

      Однакож насколько мне известно — для ASIC никто RTL на C не пишет. Ограничиваются созданием золотой модели.

      Хотя конечно, если б это было совсем бесполезно — то и не было бы этого.

      На самом деле на одной из конференций в Санта-Кларе я слышал весьма правдоподобную причину появления HLS. Компании не хотят искать и нанимать достаточно редких и дорогих (по отношению к обычным программистам) FPGA-разработчиков и вместо этого готовы примять ломовые ПЛИС с конскими запасами по перфу и утилизации, которые могут кодить обычные индусы, не особо вникающие в потроха ПЛИС. Оно им выгоднее получается. Охотно верю.

      Отредактировано: A S~12:16 16.01.19
      • 1
        Нет аватара guest16.01.19 23:16:02

        На ASIC никто на HLS понятное дело не пишет, ибо кремний дорог да и маршруты на такое не рассчитаны. Но есть классы задач, как правило связанные с обработкой сигналов и задачами матфизики, для которых лучшая платформа — протвинь с ПЛИСами и на такой подход вполне неплохо работает HLS и Co.